improved pcb
This commit is contained in:
@@ -1,4 +1,4 @@
|
||||
update=2021 September 22, Wednesday 12:07:19
|
||||
update=2021 October 28, Thursday 20:11:28
|
||||
version=1
|
||||
last_client=kicad
|
||||
[general]
|
||||
@@ -12,6 +12,16 @@ NetIExt=net
|
||||
version=1
|
||||
LibDir=
|
||||
[eeschema/libraries]
|
||||
[schematic_editor]
|
||||
version=1
|
||||
PageLayoutDescrFile=empty.kicad_wks
|
||||
PlotDirectoryName=
|
||||
SubpartIdSeparator=0
|
||||
SubpartFirstId=65
|
||||
NetFmtName=Pcbnew
|
||||
SpiceAjustPassiveValues=0
|
||||
LabSize=50
|
||||
ERC_TestSimilarLabels=1
|
||||
[pcbnew]
|
||||
version=1
|
||||
PageLayoutDescrFile=
|
||||
@@ -31,6 +41,7 @@ MinHoleToHole=0.1524
|
||||
TrackWidth1=0.1524
|
||||
TrackWidth2=0.1524
|
||||
TrackWidth3=0.2032
|
||||
TrackWidth4=0.254
|
||||
ViaDiameter1=0.5
|
||||
ViaDrill1=0.3
|
||||
ViaDiameter2=0.5
|
||||
@@ -240,13 +251,3 @@ uViaDrill=0.1
|
||||
dPairWidth=0.2
|
||||
dPairGap=0.25
|
||||
dPairViaGap=0.25
|
||||
[schematic_editor]
|
||||
version=1
|
||||
PageLayoutDescrFile=empty.kicad_wks
|
||||
PlotDirectoryName=
|
||||
SubpartIdSeparator=0
|
||||
SubpartFirstId=65
|
||||
NetFmtName=Pcbnew
|
||||
SpiceAjustPassiveValues=0
|
||||
LabSize=50
|
||||
ERC_TestSimilarLabels=1
|
||||
|
||||
Reference in New Issue
Block a user